數(shù)字射頻存儲器模塊的電路設(shè)計(jì)
圖6給出數(shù)據(jù)調(diào)相電路組成的模塊.雙口RAM由FPGA來實(shí)現(xiàn),由于FPGA的可編程邏輯,采樣數(shù)據(jù)I10-17,I20-27、Q10-17、Q20-27、數(shù)據(jù)調(diào)相器電路,輸入為I10-17,Q10-17,-I10-17,-Q10-17;輸出為,I10-17,Ql0-17,I10-17,Q10-17,-I10-17,-Q10-17;輸入輸出組合,由控制字Sn~S1的組合決定。設(shè)計(jì)采用了數(shù)字調(diào)相移頻的原理.通過連續(xù)改變數(shù)字移相器的相移使輸出信號載頻偏移設(shè)定值。該方法的移頻精度、穩(wěn)定度取決于數(shù)字電路的時(shí)鐘精度和穩(wěn)定度。
圖6 數(shù)據(jù)調(diào)相電路組成模塊
綜上所述,得到可控制的調(diào)頻調(diào)相干擾信號,進(jìn)而優(yōu)化了DRFM的干擾系統(tǒng)。DRFM本身是一種高速數(shù)字存儲器件.可以在滿足奈奎斯特采樣定理的條件下對截獲到的信號作長時(shí)間相參復(fù)制,如加入信號處理模塊就可以更靈活的產(chǎn)生干擾信號,使適當(dāng)?shù)母蓴_信號進(jìn)入對方雷達(dá)接收設(shè)備,破壞對方雷達(dá)對目標(biāo)回波信號的檢測,達(dá)到有效干擾的目的。而且此方法有很高的抗干擾特性.設(shè)計(jì)靈活,較易實(shí)現(xiàn),不失為一種新的選擇。
4、結(jié)束語
本文主要分析在雷達(dá)干擾機(jī)中DRFM結(jié)構(gòu)的工作原理。加入了一種信號調(diào)制模塊,該方法突破了傳統(tǒng)時(shí)間遲延的干擾效果。可更加靈活的產(chǎn)生滿足設(shè)計(jì)要求的干擾信號,達(dá)到有效干擾目的。并提出用FPGA方法數(shù)字調(diào)相,可簡單快捷達(dá)到干擾目的,優(yōu)化DRFM的結(jié)構(gòu)和干擾精度,為未來的電子戰(zhàn)設(shè)備提供有效的參考價(jià)值。