Cadence發(fā)布Protium快速原型開(kāi)發(fā)平臺(tái)以擴(kuò)展系統(tǒng)級(jí)低功耗驗(yàn)證方案
Cadence設(shè)計(jì)系統(tǒng)公司(Cadence Design Systems, Inc.)(NASDAQ:CDNS) 近日發(fā)布其新一代快速原型開(kāi)發(fā)平臺(tái)Cadence Protium ,對(duì)其系統(tǒng)開(kāi)發(fā)套件進(jìn)行擴(kuò)展,增強(qiáng)了軟件開(kāi)發(fā)效率,以及在Cadence Palladium XP II驗(yàn)證計(jì)算平臺(tái)中對(duì)IEEE 1801低功耗標(biāo)準(zhǔn)的支持。這些對(duì)Cadence系統(tǒng)開(kāi)發(fā)套件的擴(kuò)展可使移動(dòng)、消費(fèi)、網(wǎng)絡(luò)和存儲(chǔ)領(lǐng)域的系統(tǒng)和半導(dǎo)體公司有效應(yīng)對(duì)設(shè)計(jì)中面臨的重大挑戰(zhàn),如早期的軟件調(diào)試時(shí)間和功耗的降低。
Protium在構(gòu)建時(shí)采用Xilinx Virtex -7 2000T FPGA,作為Cadence第二代軟件開(kāi)發(fā)FPGA原型開(kāi)發(fā)平臺(tái),與市場(chǎng)同類(lèi)競(jìng)爭(zhēng)解決方案相比,將原型啟動(dòng)時(shí)間減少了70%,處理周期從數(shù)月縮短至數(shù)周,從而大大提高了工作效率。Protium與Palladium流程兼容,比第一代的容量增加了4倍,支持多達(dá)1億門(mén)的設(shè)計(jì),它采用全自動(dòng)流程并具有實(shí)現(xiàn)用戶主導(dǎo)性能優(yōu)化的能力,能實(shí)現(xiàn)軟件開(kāi)發(fā)和吞吐量回歸測(cè)試。Protium平臺(tái)在整個(gè)流程中還提供自動(dòng)存儲(chǔ)編譯、支持外部大容量存儲(chǔ)以及RTL名稱(chēng)保留,從而最大程度地減少冗長(zhǎng)、容易出錯(cuò)的手工FPGA啟動(dòng)步驟,進(jìn)而加速了上市速度。
“這種在Palladium仿真和Protium快速原型開(kāi)發(fā)上使用同一個(gè)啟動(dòng)流程的功能可使我們的設(shè)計(jì)團(tuán)隊(duì)在兩個(gè)執(zhí)行引擎之間無(wú)縫切換,從而縮短原型啟動(dòng)時(shí)間,與傳統(tǒng)的基于FPGA原型開(kāi)發(fā)方法相比,啟動(dòng)時(shí)間從數(shù)月減少到數(shù)周,”日立集團(tuán)信息與通訊系統(tǒng)公司全球MONOZUKURI部門(mén)執(zhí)行副總經(jīng)理Hideya Sato說(shuō)。“此外,我們希望將Protium快速原型開(kāi)發(fā)平臺(tái)的應(yīng)用拓展至硬件/軟件聯(lián)合驗(yàn)證領(lǐng)域,以便提高整體開(kāi)發(fā)生產(chǎn)率。”
“對(duì)軟件和硬件驗(yàn)證的需求持續(xù)增長(zhǎng),不斷推動(dòng)基于FPGA的ASIC原型開(kāi)發(fā)的應(yīng)用,從仿真與原型開(kāi)發(fā)發(fā)展到大規(guī)模生產(chǎn)應(yīng)用,”Xilinx公司的A&D、ISM和TM&E市場(chǎng)副總裁ArunIyengar指出。“Cadence 通過(guò)使用Palladium 平臺(tái)驗(yàn)證硬件,以及通過(guò)Protium原型驗(yàn)證平臺(tái)支持軟件開(kāi)發(fā),進(jìn)一步縮短客戶的產(chǎn)品上市時(shí)間,同時(shí)提高產(chǎn)品質(zhì)量”
低功耗分析與驗(yàn)證是系統(tǒng)和系統(tǒng)芯片(SoC)sign-off標(biāo)準(zhǔn)的關(guān)鍵部分。針對(duì)這個(gè)問(wèn)題,Cadence將Palladium XP II平臺(tái)中的動(dòng)態(tài)功耗分析拓展到了支持通用功耗格式(CPF)以外的領(lǐng)域,使驗(yàn)證和調(diào)試支持IEEE1801標(biāo)準(zhǔn)。Cadence系統(tǒng)開(kāi)發(fā)套件可為使用Incisive 形式驗(yàn)證、仿真和Palladium平臺(tái)范圍內(nèi)的任一功耗標(biāo)準(zhǔn)的工程師提供集成、一致的低功耗流程,采用通用功耗方案和度量標(biāo)準(zhǔn),并集成了調(diào)試分析。
關(guān)于Cadence
Cadence公司成就全球電子設(shè)計(jì)技術(shù)創(chuàng)新,并在創(chuàng)建當(dāng)今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、IP、設(shè)計(jì)服務(wù),設(shè)計(jì)和驗(yàn)證用于消費(fèi)電子、網(wǎng)絡(luò)和通訊設(shè)備以及計(jì)算機(jī)系統(tǒng)中的尖端半導(dǎo)體器件。公司總部位于美國(guó)加州圣荷塞市,在世界各地均設(shè)有銷(xiāo)售辦事處、設(shè)計(jì)中心和研究機(jī)構(gòu),以服務(wù)于全球電子產(chǎn)業(yè)。